登录
首页 » Others » 基于自适应压扩法降低OFDM系统的峰均比(包含matlab程序)

基于自适应压扩法降低OFDM系统的峰均比(包含matlab程序)

于 2020-12-04 发布
0 292
下载积分: 1 下载次数: 6

代码说明:

正交频分复用(OFDM,Orthogonal Frequency Division Multiplexing)技术可以出色的对抗抗多径衰落、消除码间干扰且具有极高的频谱利用率。此外它还采用了快速傅立叶变换,大大降低了收发机的实现复杂度,因此被广泛地应用于HDSL、ADSL、DAB、HDTV、WLAN等领域中。但是,目前OFDM技术还有很多关键问题没有得到有效解决,如对频偏敏感、高峰均功率比问题等,这些都限制了OFDM技术的近一步广泛应用。本论文主要围绕自适应压扩法降低峰均功率比问题展开论述,并利用matlab软件完成了仿真。主要做了以下工作:论文首先回顾OFDM发展历程,说明了该技术的优缺

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 基于arduino的蓝牙智能小车.zip
    以arduino为主控板结合电机驱动模块、蓝牙模块、语音模块、蜂鸣器模块、超声波模块实现前进后退左转右转(语音同步提醒),避障蜂鸣器提醒。完美实现手机APP对各功能的切换(无死角切换) arduino 蓝牙 智能小车
    2019-10-22下载
    积分:1
  • DSP实验报告DSP实验报告
    DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告DSP实验报告
    2021-05-06下载
    积分:1
  • FPGA电子时钟 用verilog语言 可实现时间调节 时间暂停 利用计数分频器 状态转移图
    FPGA电子时钟 用verilog语言 可实现时间调节 时间暂停 利用计数分频器 状态转移图
    2020-12-11下载
    积分:1
  • gradle-4.10.2-bin.zip
    构建工具gradle-4.10.2。From mobile apps to microservices, from small startups to big enterprises, Gradle helps teams build, automate and deliver better software, faster.
    2021-05-07下载
    积分:1
  • 基于Access数据库的matlab学生成绩管理系统
    本项目是中国地质大学matlab课程的大作业,利用matlab实现一个学生成绩管理系统,本人利用access数据库存储学生成绩,然后实现了matlab和access的交互。
    2020-11-27下载
    积分:1
  • Qt写的网络版五子棋游戏源代码
    用Qt写的网络版五子棋游戏源代码,可供参考。
    2020-11-29下载
    积分:1
  • 个简单的vs c++ socket通讯
    一个简单的socket通讯程序, 包括服务端和客户端程序。建立客户端和客户端c++空项目,分别添加socketClient.cpp和sockServer.cpp, 根据注释配置,编译生成后就可以执行。客户端程序在visual studio 2015和2013上编译通过,服务端程序在visual studio 2015和2008上编译通过。网上的一些程序在编译时会出错,或者运行时会中断,希望这个程序对你会有所帮助。
    2020-12-04下载
    积分:1
  • cpu设计实例-verilog
    cpu设计实例-verilog,通过这个文档 你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位什么是CPU?CPU即中央处理单元的英文缩写,它是计算机的核心部计算机进行信息处理可分为两个步骤1)将数据和程序(即指令序列)输入到计算机的存储器中2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有以下基本功能a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令地址及控制信号b)分析指令:即指令译码。是对当前取得的指令进行分析,指出它要求什么操作,并产生相应的操作控制命令c)执行指令:根据分析指令时产生的操作命令形成相应的操作控制信号序列,通过运算器,存储器及输入/输出设备的执行,实现每条指令的功能,其中包括对运算结果的处理以及下条指令地址的形成将其功能进一步细化,可概括如下1)能对指令进行译码并执行规定的动作;2)可以进行算术和逻辑运算;3)能与存储器,外设交换数据4)提供整个系统所需要的控制尽管各种CPU的性能指标和结构细节各同出功能分析,可知任何一种内目部结构至少应包含下面这些部件:1)算术逻辑运算部件(ALU)2)累加器;3)程序计数器;4)指令寄存器,译码器;5)时序和控制部件RISC即精筲指令集计算机( Reduced instruction seComputer)的缩写。它是一种八十年代才出现的CPU,与一般的CPU相比不仅只是筒化了指令系统,而且是通过筒化指令系统使计算机的结构更加筒单合理,从而提高了运算速度。从实现的途径看, RISC-CPU与一般的CPU的不同处在于:它的时序控制信号形成部件是用硬布线逻辑实现的而不是采用微程序控制的方式。所谓硬布线逻辑也就是用触发器和逻辑门直接连线所构成的状态机和组合逻辑,故产生控制序列的速度比用微程序控制方式快得多,因为这样做省去了读取微指令的时间RISC_CPU也包括上述这些部件,下面就详细介绍一个筒化的用于教学目的的 RISC-CPU的可综合 Veriloghdl模型的设计和伤真过程RISC CPU结构RISC_CPI是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。可把它分成八个基本部件:1)时钟发生器2)指令寄存器3)累加器4) RISC CPU算术逻辑运算单元5)数据控制器6)状态控制罨D7)程序计数器8)地址多路器中各部件的相互连接关系1时钟发生器时钟发生器时钟发生器利用外来时钟信号米生成一系列时钟信号送往的其他部件。其中是外来时钟的八分频信号。利用的上升沿来触发控制器开始执行一条指令,同时信号还将控制地址多路器输出指令地址和数据地址。信号用作指令寄存器、累加器、状态控制器的时钟信号则用于触发算术逻辑运算单元。时钟发生器c1kgen的波形
    2020-11-30下载
    积分:1
  • IIC总线 Verilog FGPA模块实现 注释详尽 初学必备
    IIC总线 Verilog FGPA模块实现 注释详尽 初学必备,实现了IIC读写EEPROM,已封装成模块,实例中为了testbench测试,将写入的数据变成了固定值,注释详尽,初学者也能明白,本人初学时编写,完整测试通过/*** * clk50M : 50M输入时钟 * resetKey : 复位信号 * IIC_SDA : IIC数据接口 * IIC_SCL : IIC控制时钟接口 * RWSignal : 读写信号,读1,写0 * startSignal : 开始执行读命令信号,上升沿触发开始 * readLen : 需要读取的字节个数
    2020-12-11下载
    积分:1
  • 机器人避障的matlab仿真
    机器人避障的matlab仿真实现,有源码,有动画效果-Robot obstacle avoidance realize the matlab simulation, has source, has animation effects
    2020-12-05下载
    积分:1
  • 696516资源总数
  • 106914会员总数
  • 0今日下载