登录
首页 » Others » A*算法WinForm实现

A*算法WinForm实现

于 2020-12-02 发布
0 288
下载积分: 1 下载次数: 1

代码说明:

A*算法,A*(A-Star)算法是一种静态路网中求解最短路径最有效的直接搜索方法,也是解决许多搜索问题的有效算法。算法中的距离估算值与实际值越接近,最终搜索速度越快。该资源是用WinForm实现的,可以更直接明了的查看到寻路路径

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • AC_DC_AC_13b单相背靠背动态电压恢复器.mdl
    【实例简介】此仿真是单相背靠背动态电压恢复器,前级是PWM整流器,后级是动态电压恢复器,当网侧电压正负20%波动时,负载电压保持稳定,THD趋于零。当网侧电压波动时,直流侧电压能在0.05s内重新到达稳态,闭环效果非常好。网侧电流THD
    2021-12-12 00:42:10下载
    积分:1
  • C语言数值方法求矩阵特征值和特征向量(幂法和反幂法)
    采用C语言编写,运用数值迭代方法求矩阵的特征值和特征向量,包括高斯迭代法和杜利特尔迭代法,精度10^-12
    2020-12-05下载
    积分:1
  • 小波阈值图像去噪,可以matlab运行!
    基于matlab的小波软阈值和硬阈值图像降噪。代码可以直接运行,只需要修改下原图片地址。
    2020-12-06下载
    积分:1
  • 基于FPGA的8b10b解码verilog实现
    本设计是采用EDA技术设计的一种8B /10B 编解码电路,实现了在高速的串行数据传输中的直流平衡。利用verilog HDL 逻辑设计语言,经过modelsim、quartus II的仿真和下载验证,实现其编码和解码的功能。该编解码电路设计大体上可以由五个模块构成,分别是默认编码模块、差异度计算模块、编码校正模块、并串转换模块、显示模块。采用Verilog HDL 描述、modelsim 10.2a 进行功能仿真、Quartus II 13.1 进行FPGA逻辑综合和适配下载,最后在Alter 公司的Cyclone IV E 的芯片EP4CE6F17C8 上实现并完成测试。资源包中附有
    2020-12-11下载
    积分:1
  • Testbench超全教
    Test Bench 经典教程.pdf test bench.ppt Writing Testbenches using SystemVerilog.pdf Xilinx—Writing Efficient Testbenches.pdf 一些好的关于testbench资料// A Verilog HDL Test Bench Primer.pdf An Overview on Writing a VHDL Testbench.pdf testbench_book.pdf testbench_vantage.pdf TestBench的
    2021-05-06下载
    积分:1
  • Q学习算法(Q-learning)
    讲述Q学习算法基本原理,并通过几个小例子初步了解q学习算法应用。
    2020-12-03下载
    积分:1
  • IMM多模型滤波目标跟踪
    IMM 滤波 目标跟踪
    2020-12-08下载
    积分:1
  • 单片机模拟八层双电梯系统设计
    用LED组成的红色箭头显示电梯运动方向,数码管动态显示楼层数的变化,两个电梯自动选择最近功能。
    2020-11-28下载
    积分:1
  • 均匀阵列基于esprit算法的DOA估计
    一种基于均匀接收阵列的基于esprit旋转不变算法的空间谱估计DOA方法,例子很实用,适合大家学习。
    2020-12-03下载
    积分:1
  • MATLAB GUI设计学习手记(第3版)源代码BY罗华飞.rar
    【实例简介】MATLAB GUI设计学习手记(第3版)源代码BY罗华飞,可执行代码,结合代码学习这本书,非常好。
    2021-11-27 00:34:28下载
    积分:1
  • 696516资源总数
  • 106914会员总数
  • 0今日下载