登录
首页 » Others » cc2430电路及pcb

cc2430电路及pcb

于 2020-11-30 发布
0 272
下载积分: 1 下载次数: 1

代码说明:

电子文档 电路原理图和pdf的pcb图 ti的资料

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • lagrange插值方法+分段线性插值+三次样条插值+报告,包括c语言及matlab
    lagrange插值方法+分段线性插值+三次样条插值+报告,包括c语言及matlab程序
    2020-11-27下载
    积分:1
  • 仿真软件saber说明书 很详细
    介绍saber仿真的很好的书籍 建议按步骤学习SABER电气系统培训手册Saber ElectricalSystems Workshop练习指南北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册介绍Saber Electrical Systems介绍本课程的目的是使用户熟悉 Saber模拟器。课程为 Saber功能培训:这一部分通过相关的简单电路和系统集中讲解如何使用 Saber模拟器的各个功能。内容用户应从以下内容出发:如何应用 Saber改善电路和系统设计如何通过 Saber进行由上至下和由下至上设计如何完成不同类型的分析如何使用 Saber模型如何使用 Saber模型库如何查阅帮助如出错如何解决背景要求需具备基本的工程知识熟练的计算机操作·非必需不需要具备仿真经验北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册相关说明相关说明Saber book, Saber在线帮助系统,描述了 Saber sketch和 Cosmos Scope的特性以及 Saber的一般功能,比如菜单的使用和打印。还提供了每个 Saber命令和 Saber guide界面的详细信息Sorh8 ing Saberi讲解如何在 Saber sketch中生成电路设计图并如何应用 Saber分析Getting Started Using Saber with the Frameway integrations帮助您分析两个示范电路,并使您熟悉在 Cadence和 Mentor图表的框架环境下主要的使用过程。Analyzing Designs Using saber描述了如何应用 Saber获取图表、模拟设计和优化参数值Saber Design Esamples示范如何应用 Saber对设计图进行仿真和分析。北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册惯例Saber Electrical systems惯例培训手册采用以下惯例ButtonButton这样的字体用来在用户界面上突出显示按键的描述和编号。ComputerComputer”这样的字体用来突出屏幕上输入内容(即您在命令行或某区域输入内容)。Dialog Menu Form“ DialogMenu Forn”这样的字体表示对话框标题土级菜单标题及表格标题。DocnammeNonAme”这样的字体用来指示印刷手写体标题(同 Computer字样)FieldNameFieldName”这样的字体用来突出区域名称。FilenameFilename”这样的字体显示路径称或目录名称。Menuchoice“ Menu choice”这样的体用来突出菜单路径,如引导选择Fie>openDesign单击迅速地按动并松开鼠标键按键并保持按鼠标键,并不松开。双击连续两次快速按动松开鼠标键。北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册Saber Electrical SystemsLab#1-DC分析在第一个练习,您将对DC(工作点)分析进行基础的了解。这是你在大部分设计中将要作的基本分析。打开RLC设计UNIX用户1.找到 Saber_ Training_ Files/Saber_ Electrical_Training/ Feature Labs目录2.输入: sketchWindows用户:1. itf Start >Programs Synopsys >Saben)XX> Saber Sketch所有用户(从 Saber Sketch下拉菜单中1.选择Fie>Open> Design2左键单击并按住鼠标在菜单上打开下拉萊单。滑动光标选择相应子菜单并展开。点击下拉菜单中部可固定蕖单,即使松开鼠标键,菜单也不会弹回。3.浏览RLC自录(在 Saber_Training Files/Saber_ Electrical_TrainingFeature Labs路径下)。4.双击 Open Design中的exrl文件名(如果文件扩展名可见,选择带有 ai sch扩展名的文件)。RLC示意图显示如下:25mwimid Ivoutv pulse initial: 0ouselu北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册Lab#1-DC分析从此处,您开始在 Saber Sketch中设计。5.点击Show/ Hide Saber Guide按键,该按键使您可以进λ Saber guide仿真,在整个设计过程中都将用到该按键。(按键位于Saber sketch图标栏的右侧)。Saber guide图标栏出现。工作点分析1.点击 Operating Point按键,幸2.点击OK,接受默认。生成列表,确定工作点(在生成列表前如提示是否保存,回答yes)。如有错误,将有信息提示。点击 Simulation Transcript按键 Smdl,打开 Saber Guide transcrip窗口您可以通过 Saber guide Transcript窗口监控 Saber guide命令进程。也可显示完成一次分析的执行时间。3.当分析完成,从 Saber sketch下拉菜单中选择Results> Operating Point Report2.显示分析结果。4.单击OK接受工作点报告缺省值Report Tool弹出,显示分析结果。注意所有的显示值都为0。检查该结果是否正确,查看驱动滤波器源电压的初始值。该示意图显示电压初始值为0,脉冲值为1。表示在0时刻电源电压为0,所以该结果正确为得到DC分析的非零值,您可以改变电源的初始值,例如,您可以将初始值设为1,脉冲值置为0。这样您将得到棉反的波形改变输人电压并重新分析1.改变示例中电源的初始电压a,在 initial:0处的0附近单击左键b.通过箭头键将光标置于0的右侧(如果需要)c,单击删除键删除0,在该位置键入1d.单击 Return{ Enter)或鼠标左键2.改变示例中的脉冲值a.在puse:1处的0附近单击左键b.通过箭头键将光标置于1的右侧(如果需要)c.单击删除键删除1,在该位置键入0d.单击 Return( Enter)或鼠标左键北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册Saber Electrical Systems您已完成下面两项工作改变了示例中电源的初始电压及脉冲值。当您编辑列表并输入 Saber时,这些值会随之自动动态改变,这就意味着模拟器已经接收了新值,您不需要保存或重新生成网表(您可以在 Saber Guide Transcript窗口中看到这些值的变化)。现在重新启动DC分析,除了相应的变化,您可以看到 Saber执行分析时有很多选项。3.从 Saber Guide下拉菜单栏中,选择Analyses Operating Point DC Operating Point.*4.在 Operating Point分析中,分析结束后,执行以下操作,工作点报告可以自动显示在Saber guide transcriptt窗口内a.点击 Display After Analysis旁边的Yes按钮b.点击OKc.在 Saber Guide Transcript窗口内查看结果结果显示1V的输入电压产生0909V输出电压。你理解这个结果吗?为什么?为了便于结合给定电压与实际设计示意图进行分析,可按如下方法在 Saber sketch i中显示DC分析结果:标注分析结果1.从 Saber Sketch下拉菜单栏中选择 Results> Back Annotation2.在后注释栏点击OK注意示例中仿真电压如何出现关闭Lab#11.按以下步骤关闭报告及报告工具栏a.选择File>Cose关闭报告,关闭前不保存 de. rpt文件b,.选择File> Close Window关闭报告工具2.恢复电压源初始值,为下一练习作准备(即将初始值还原为0,脉冲还原为1)请告知培训人员您已经完成了第一部分的内容。北京才略科技有限公司TEL:010)82673952/82673953SABER电气系统培训手册Saber Electrical SystemsLab#2一时域分析在本节,您将对RLC滤波器进行时域(瞬态)分析,以确定其脉冲输入响应。继续采用您上一节建立的RLC电路。瞬态分析1.点击 Transient Analysis按钮,2.在时域瞬态分析中,输入数值:a. End Time: Jomb. Time Step: 0. Iu选择该值是因为脉冲升降时间是1毫秒,初始时间长应置为110脉冲时间)Run DC Analysis First: Yesd. Plot After Analysis: Yes-Open Onl3.点击OK执行分析完成瞬态分析, OsmoscOpe.信号管理器和图形窗们命自动打开Cosmos scope的使用当完成分析后, OsmoscOpe自动打开(因为分析中您选择了Yes. Open Only to Plot AfterAnalysis)。同样生成了两个窗口,如下所示信号管理器 Signal Manager:信号管理器显示当前激活状态下了图形文件名称(图形文件包含仿真数据在 OsmoscOpe中可见)。gnal ManagerFe Polle SionalsSignal FiterOpen ClothesPlotsClose Plotfdles( 1]ex die. ac ai plDisplay PottiesSetupMatch All图形文件窗口 Plot file window:图形文件窗口显示相应图形文件中的信号名称。北京才略科技有限公司TEL:010)82673952/82673953
    2020-12-03下载
    积分:1
  • simulink 使用mpc来控制
    这是微型计算机控制课程的大作业,使用MPC来控制系统
    2020-12-06下载
    积分:1
  • 自动对账系统
    【实例简介】可以有效完成两个excel数据核对,通过有效选择内容,实现自动对账。是财务、审计、资金等行业工作人员的好帮手。
    2021-11-12 00:33:11下载
    积分:1
  • matlab模拟幅度调制源代码
    matlab模拟幅度调制源代码 通信工程MATLAB课程的教学实例
    2020-12-08下载
    积分:1
  • 0.96寸OLED例 全部资料 中景园电子
    01中景园电子0.96OLED显示屏原理图02中景园电子0.96OLED显示屏数据手册03中景园电子0.96OLED显示屏测试程序04中景园电子最新程序(显示点、线、圆、不同尺寸字符以及汉子滚动)05中景园电子取字模软件及操作说明08取字模软件09赠送高清0.96与1.3寸IPS彩色显示屏资料10中景园电子0.96寸OLED模组结构图中景园电子 0.96寸OLED模块资料V3.0 20190228中景园电子0.96寸oled显示中文操作方法OLED反白显示技术资料.rarSPI接口arduino连接方式.rar中景园电子取字模软件及操作说明.z
    2021-05-06下载
    积分:1
  • matlab 2014b HDL Coder Users Guide
    Matlab 官方有关于HDL coder开发的详细技术文档, HDL Coder可以把Simulink模型、MATLAB代码和Stateflow框图生成位真、周期精确、可综合的Verilog和VHDL代码,很适合用于FPGA/ASCI的快速开发,里面还有大量的例程等等ContentsHDL Code generation from MATLaBMATLAB Algorithm DesignData Types and scope1-2Supported data TUsuppyted data type1-3Scope for variables1-3Operators1-4Arithmetic operate1-4Relational operators1-4ogical Operators1-5Control flow statements1-6Vector Function Limitations related to Control1-7PersistentⅤ ariables1-8Persistent Array variables1-10Complex data Type Support1-11Declaring complex signaIs1-11Conversion Between Complex and real signals1-12Support for vectors of Complex Numb1-12ystem Objects1-14Why use System objects?1-14Predefined System Object1-14User-Defined System ob1-14Limitations of HDL Code Generation for SystemObjects1-15System object Examples for HDL Code Generation.. 1-16Predefined System Objects Supported for HDL CodeGeneration1-17Load constants from a mat-file1-18Generate Code for User-Defined System Objects1-19How To Create a User-Defined System object1-1User-Defined System object Example1-19Map Matrices to ROM1-22Fixed-Point bitwise Functions1-231-23Bitwise Functions Supported for HDl Code Generation 1-23Fixed-Point Run-Time Library functions1-29Fixed-Point function limitations1-33Model State with Persistent variables and SysteObjects1-34Bit Shifting and bit rotation1-8Bit Slicing and Bit Concatenation1-41Guidelines for Efficient hdL code1-43MATLAB Design Requirements for HDL CodeGeneration1-44What is a matlab test bench?1-45MATLAB Test Bench Requirements and bestractices1-46MATLAB Test Bench requirements1-46MATLAB Test bench best practices1-46ContentsMATLAB Best Practices and Design Patterns forHDL Code generation2Model a counter for hdl code generation2-2MATLAB Counter2-2MATLAB Code for the counter2-3Best Practices in this Example2-4Model a state machine for HDL Code Generation2-5MATLAB State machinesMATLAB Code for the Mealy State MachineMATLAB Code for the moore state machine2-7Best practic2-9Generate hardware Instances For local functions2-10MATLAB Local functions2-10MATLAB Code for mlhdlc two counters. m2-10Implement RAM USing MATLAB Code2-13Implementation of RAM2-13Implement RAM Using a Persistent Array or Systemobject Properties2-13Implement RAM Using hdl. RAM2-14For-Loop best Practices for HDL Code generation2-16MATLAB Loops2-16Monotonically Increasing Loop Counters2-16Persistent Variables in Loops2-17Persistent Arrays in Loops2-17Fixed-Point Conversion3Floating-Point to Fixed-Point Conversion3-2Fixed-Point Type Conversion and Refinement3-16Working with Generated Fixed-Point Files3-26Specify Type Proposal Options3-33Log Data for Histogram3-37Automated Fixed-Point Conversion3-40License Requirements3-40Automated Fixed-Point Conversion Capabilities3-40Code Coverage3-42Proposing Data Types3-45Locking Proposed Data Types3-47Viewing functions3-47lew1ariables3-48Istogram ...3-54Function Replacements3-56Validating Types3-57g Numerics3-57Detecting Overflows3-57Custom plot functions3-59Visualize Differences Between Floating-Point and Fixed-Point results3-61Inspecting Data Using the Simulation Data Inspector 3-67What Is the Simulation Data Inspecto3-67Import Logged Data3-67Export Logged data3-67Group signals3-67Run options3-68Create Report3-68Comparison Options3-68Enabling Plotting Using the Simulation Data Inspector 3-68Save and Load simulation Data Inspector Sessions3-68Enable Plotting Using the Simulation Data Inspector 3-70From the UI3-70From the Command Line3-70Replacing Functions Using Lookup TableApproximations·3-72Replace a custom function with a lookup Table3-73From the UI3-73i ContentsFrom the Command line3-81Replace the exp Function with a Lookup Table3-84From the ui3-84From the Command line3-92Data Type Issues in Generated Code3-94Enable the highlight Option in a MaTLAB CoderProject3-94Enable the Highlight Option at the Command Line... 3-94Stowaway doubles3-94Stowaway singles3-94Expensive Fixed-Point operations3-94Code GenerationCreate and set Up Your Project4-2Create a New Project4-2Open an Existing ProjectAdd Files to the project4-4Primary Function Input Specification4-6When to Specify Input Properties4-6Why You must Specify Input Properties4-6Properties to Specify4-6Rules for Specifying Properties of Primary Inputs4-8Methods for Defining Properties of Primary Inputs4-8Basic hdl code generation with the workflowAdvisor4-10HDL Code Generation from System Objects4-14Generate Instantiable code for functions4-19How to generate Instantiable Code for Functions4-19Generate Code Inline for Specific Functions4-19Limitations for instantiable code generation forFunctions4-19Integrate Custom HDL Code Into MATLAB Design.. 4-21Define the hdl. Black Box System object4-21Use System object In MATLAB Design Function4-23Generate HDL Code4-23limitations for hdl. black box4-26Enable matLab function block generation4-27Requirements for MaTLAB Function Block Generation 4-27Enable matlab function block generation4-27Results of matlab function block generation4-27System Design with HDL Code Generation fromMATLAB and simulink4-28Generate Xilinx System Generator Black Box Block4-32Requirements for System Generator Black Box BlockGeneration4-32Enable System Generator black Box block GeResults of System Generator Black Box Bloc neration4-32Generation4-33Generate Xilinx System Generator for DsP black boxfrom MATLAB HDL Design4-34Generate HDL Code from MATLAB Code Using theCommand line interface4-40Specify the Clock Enable rate4-45Why specify the clock Enable rate?4-45How to Specify the clock Enable rate4-45Specify Test Bench Clock Enable Toggle rate4-47When to Specify Test Bench Clock Enable Toggle rate4-47How to Specify Test Bench Clock Enable Toggle rate4-47Generate an HDL Coding Standard report fromMATLAB4-49Using the hdl Workflow advisor4-49Using the Command Line4-51Generate an HDL Lint Tool script4-53How To generate an hdl lint Tool Script4-53ContentsGenerate a Board-Independent Ip core from MATLAB 4-55Generate a board-Independent Ip core4-55Requirements and Limitations for IP Core generation4-57Minimize clock enables4-58Using the GUi4-59Using the Command Line4-59Limitations4-59VerificationVerify Code with HDL Test Bench5-2Generate Test bench with file i/oWhen to Use file i/o In Test bench5-5How Test bench generation with file i/o works5-5Test Bench Data files5-5How to generate Test bench with file i/o5-6Limitations When Using File 1/0 In Test Bench5-6DeploymentGenerate Synthesis Scripts6-2Optimization7RAM Mapping7-2Map persistent Arrays and dsp. Delay to RAM7-3How To Enable RaM Mapping7-3RAM Mapping requirements for Persistent Arrays andSystem object PropertiesRAM Mapping Requirements for dsp. Delay Systemob7-6RAM Mapping Comparison for MATLAB Code7-8Pipelining7-9Port registers7-9Input and Output Pipeline registers7-9Variable pipelining7-9Register Inputs and Outputs7-10Insert Input and Output Pipeline registers7-11Distributed Pipelining7-12What is Distributed Pipelin7-12Benefits and Costs of Distributed pipelining7-12Selected Bibliograph7-12Pipeline matlab variables7-13Using the hdl Workflow Advisor7-13Using the Command Line Interface7-13Limitations of MatlAB Variable Pipelining7-13Optimize MatLAb loops7-15oop Streaming7-15Loop unrolling7-15How to Optimize maTLaB loops7-15Limitations for MaTLAB Loop Optimization7-16Constant Multiplier optimization7-17Specify constant multiplier optimization7-19Distributed Pipelining for Clock Speed Optimization7-20Map Matrices to Block RAMs to Reduce Area7-27Resource Sharing of Multipliers to Reduce Area7-32Loop streaming to Reduce Area7-41Contents
    2020-12-10下载
    积分:1
  • x86OpenCV3.2.0
    OpenCV3.2.0没有提供x86版本的 lib,需要自己编译,这是已经编译好的,只需解压添加进 build 文件夹。
    2020-12-08下载
    积分:1
  • 基于SVM的特征选择(Feature selection for SVM)
    基于SVM进行特征选择。利用了凸优化方法。
    2021-05-06下载
    积分:1
  • 解决ipa导出的png无法在windows 下查看的工具
    解决mac 下的png在windows 下无法查看的问题 在苹果iPHone中提取的PNG文件无法在Windows系统上正常查看,这是因为PNG经过加密处理了,在网上找到一款工具可以把PNG转换成正常的PNG,您可以试试。 参考下载: http://dl.vmall.com/c0r0vlm07m#iOSPngConverter
    2020-12-01下载
    积分:1
  • 696516资源总数
  • 106914会员总数
  • 0今日下载